Descripción de Producto
Información de la Compañía
Información Básica
No. de Modelo.
ESP32-S3 Series Datasheet
Antena WiFi Tipo
Incorporado
Velocidad de transmisión
151-200Mbps
Ganancia de la Antena
23dBi
Certificación
RoHS, FCC, CE
Paquete de Transporte
caja
Descripción de Producto
Si necesitas comprar más información acerca de los módulos de chip Espressif, soluciones y otra información, por favor, siéntase libre para enviar la información pertinente a nuestro correo electrónico,vamos a servirle de todo corazón.
ESP32-S3 Series
Hoja de datos
Wi-Fi 2.4GHz + Bluetooth® le SoC
Apoyar el estándar IEEE 802.11b/g/n (2,4 GHz Wifi) y Bluetooth 5 (LE)
Entre ellos:
ESP32-S3 ESP32-S3FN8 ESP32-S3R2 ESP32-S3R8 ESP32-S3R8V
Descripción del producto
ESP32-S3 es un bajo consumo basados en la MCU SoC que apoya a 2.4 GHz Wi-Fi y Bluetooth® Bluetooth de baja energía (LE). Consta de alto rendimiento de la MCU de doble núcleo (Xtensa® de 32 bits LX7), un coprocesador de baja potencia, una banda de Wi-Fi, Bluetooth le baseband, módulo de RF, y periféricos. El diagrama de bloque del SoC se muestra abajo.
Destaca la solución
•Un subsistema de Wi-Fi que cumple con IEEE 802.11b/g/n de protocolo y es compatible con la estación, SoftAP SoftAP y modos de la estación +
•Un Bluetooth le subsistema que es compatible con
Características de la malla y Bluetooth Bluetooth 5
•Xtensa -bit® 32LX7 de doble núcleo con un ducto de cinco etapas que opera hasta 240 MHz
-Una de 128 bits bus de datos y las instrucciones SIMD dedicado para proporcionar un alto rendimiento informático
-Eficaz de caché L1 para mejorar la ejecución de la memoria externa
-Una sola unidad de punto flotante de precisión (FPU) para acelerar la informática
•Highly-Integrated módulo RF que provee de energía líder de la industria y el rendimiento de la RF
•Gestión de energía State-of-the-art diseñado para una amplia gama de aplicaciones con sus múltiples modos de baja potencia. La ULP coprocesador pueda operar en el ultra-Modo de bajo consumo.
• Poderosas capacidades de almacenamiento garantizado de 512 KB de memoria SRAM y 384 KB en el chip de ROM, y
SPI, el SPI, Dual Quad SPI, Octal SPI, QPI, y la OPI interfaces que permiten la conexión a flash y RAM externa
•Las características de seguridad fiable garantizado por
-Los aceleradores de hardware de cifrado AES que apoyan a-128/256, Hash, RSA, HMAC, firma digital, y arranque seguro
-Generador de números aleatorios
-Control de permisos de acceso a la memoria interna y externa
-El cifrado y descifrado de memoria externa.
•Rico conjunto de interfaces de periféricos y GPIOs, ideal para diversos escenarios y aplicaciones complejas
Características
Wi-Fi
•El estándar IEEE 802.11 b/g/n-compliant
•Compatible con 20 MHz, 40 MHz de ancho de banda en banda de 2,4 GHz
•1T1R el modo con la velocidad de datos de hasta 150 Mbps.
•Wi-Fi Multimedia (WMM)
•TX/RX-MPDU, TX/RX-MSDU
• Bloque de inmediato ACK
•La fragmentación y la desfragmentación
•Seguimiento giratoria automática de hardware (TSF)
•4 × interfaces Wi-Fi virtual
•Soporte simultáneo para infraestructura en la estación, SoftAP BSS, o la estación + modos SoftAP tenga en cuenta que cuando el ESP32-S3 explora en la estación
Modo, el canal SoftAP cambiará junto con el canal de la estación
•La diversidad de antena
•802.11mc FTM
•PA externo es compatible
Bluetooth
•Bluetooth Bluetooth LE: malla de Bluetooth 5
• Modo de alta potencia (20 dBm, comparten el mismo PA con Wi-Fi)
•2 Mbps Fís.
• Modo de largo alcance
•Las extensiones de publicidad
•Múltiples conjuntos de publicidad
•El algoritmo de selección del canal #2
• Mecanismo interno de convivencia entre Wi-Fi y Bluetooth para compartir la misma antena
CPU y memoria
•Xtensa® dual-core de 32 bits LX7 microprocesador, hasta 240 MHz
•CoreMark® puntuación:
-1 core a 240 MHz: 613.86 CoreMark; 2.56 CoreMark/MHz
Los núcleos de -2 a 240 MHz: 1181.60 CoreMark;
4.92 CoreMark/MHz
•128 bits bus de datos y comandos SIMD
•ROM de 384 KB
•512 KB de memoria SRAM
•16 KB de memoria SRAM en RTC
•SPI, el SPI, Dual Quad SPI, Octal SPI, QPI y OPI interfaces que permiten la conexión a múltiples flash y RAM externa
•El controlador de Flash es compatible con caché
•Flash programación en circuito (ICP) es compatible
Interfaces de periféricos avanzados
•45 × GPIOs programable
•Las interfaces digitales:
-4 × SPI
-1 × interfaz LCD (8 bits ~16 bits RGB en paralelo, I8080 y MOTO6800), el apoyo a la conversión entre RGB565, YUV422, YUV420 y YUV411
-1 × DVP 8 bits ~16 bits de la interfaz de la cámara
-3 × UART
- 2 × I2C
- 2 × I2S
-1 × RMT (TX/RX)
-1 × Contador de pulsos
-LED controlador PWM, hasta 8 canales
-1 × USB de alta velocidad OTG
-1 × controlador JTAG/serie USB
-2 × MCPWM
-1 × SDIO host controller con 2 ranuras
-El controlador de DMA, con 5 canales de transmisión y el 5 de recibir canales.
- 1 × TWAI® controller, compatible con ISO 11898-1 (la especificación 2.0).
•Interfaces analógicas:
-2 × 12-bit SAR ADC, hasta 20 canales
-1 × el sensor de temperatura
-14 × IOs sensible al tacto
•Temporizadores:
-4 × 54-bits temporizadores de propósito general
-1 × 52-bit temporizador del sistema
-3 × watchdog timers
La administración de energía de baja
•La unidad de gestión de energía con cinco modos de potencia
•Ultra Bajo Consumo (ULP): coprocesadores
-ULP-RISC coprocesador-V
-ULP-FSM coprocesador
La seguridad
•Inicio seguro
•El cifrado de Flash
•4096 bits de la OTP, hasta 1652 bits para los usuarios
•La aceleración de hardware de cifrado:
- AES-128/256 FIPS PUB (197)
-Hash (FIPS PUB 180-4)
-RSA
-Generador de Números Aleatorios (RNG)
-HMAC
-Firma Digital
Aplicaciones (una lista Non-exhaustive)
Con un bajo consumo, el ESP32-S3 es una opción ideal para los dispositivos de IoT en las siguientes áreas:
•Hogar inteligente
-Control de iluminación
-Botón inteligente
-Smart plug
•La automatización industrial
-Robot industrial
-Red de malla
-Interfaz hombre-máquina (HMI)
•La atención de salud
-Monitor de la salud
-Monitor para bebés
•La electrónica de consumo
-Reloj inteligente y brazalete
-La parte superior (OTT) dispositivos
-Wi-Fi y Bluetooth Altavoz
-Detección de proximidad de registrador de juguetes y juguetes
•La agricultura inteligente
-De efecto invernadero inteligente
-Riego Inteligente
-La agricultura robot
•Retail y catering
-Máquinas POS
-El robot de servicio
•El dispositivo de audio
-Los reproductores de música de Internet
-Dispositivos de transmisión en vivo
-Los jugadores de la radio por Internet
• Bajo consumo genérico de los cubos del sensor de IoT
• Bajo consumo genérico de IoT registradores de datos
•Cámaras para el streaming de vídeo
•Los dispositivos USB
•El reconocimiento de voz
• Reconocimiento de imágenes
•Tarjeta de red Wi-Fi + Bluetooth
•Detección táctil
-Diseño impermeable
-Aplicaciones de detección a distancia
Regulador lineal, rueda diseños slider
Descripción 2.2Pin Nombre | No. | Tipo | Dominio de potencia | Función |
LNA_ | 1 | I/O. | - | Amplificador de bajo ruido de RF (LNA) de la señal de entrada y salida |
VDD3P3. | 2 | PA | - | Fuente de alimentación analógicos |
VDD3P3. | 3 | PA | - | Fuente de alimentación analógicos |
CHIP_PU | 4 | I | VDD3P3_RTC | Alta:, permite que el chip. Baja: apagado, el chip se apaga . Nota: No deje el CHIP_PU polo flotantes. |
GPIO0 | 5 | E/S/T | VDD3P3_RTC | RTC_GPIO0, GPIO0 |
GPIO1 | 6 | E/S/T | VDD3P3_RTC | RTC_GPIO1, GPIO1 TOUCH1, ADC1_CH0 |
GPIO2 | 7 | E/S/T | VDD3P3_RTC | RTC_GPIO2, GPIO2 TOUCH2, ADC1_CH1 |
GPIO3 | 8 | E/S/T | VDD3P3_RTC | RTC_GPIO3, GPIO3 TOUCH3, ADC1_CH2. |
GPIO4 | 9 | E/S/T | VDD3P3_RTC | RTC_GPIO4, GPIO4 TOUCH4, ADC1_CH3 |
GPIO5 | 10 | E/S/T | VDD3P3_RTC | RTC_GPIO5, GPIO5 TOUCH5, ADC1_CH4 |
GPIO6 | 11 | E/S/T | VDD3P3_RTC | RTC_GPIO6, GPIO6 TOUCH6, ADC1_CH5 |
GPIO7 | 12 | E/S/T | VDD3P3_RTC | RTC_GPIO7, GPIO7 TOUCH7, ADC1_CH6 |
GPIO8 | 13 | E/S/T | VDD3P3_RTC | RTC_GPIO8, GPIO8 TOUCH8, ADC1_CH7, SUBSPICS1 |
GPIO9 | 14 | E/S/T | VDD3P3_RTC | RTC_GPIO9, GPIO9 TOUCH9, ADC1_CH8, SUBSPIHD, FSPIHD |
GPIO10 | 15 | E/S/T | VDD3P3_RTC | RTC_GPIO10, GPIO10, Touch10, ADC1_CH9, FSPIIO4 SUBSPICS0 FSPICS0 |
GPIO11 | 16 | E/S/T | VDD3P3_RTC | RTC_GPIO11, GPIO11, Touch11, ADC2_CH0, FSPIIO5 SUBSPID, FSPID |
GPIO12 | 17 | E/S/T | VDD3P3_RTC | RTC_GPIO12, GPIO12, Touch12, ADC2_CH1, FSPIIO6 SUBSPICLK, FSPICLK |
GPIO13 | 18 | E/S/T | VDD3P3_RTC | RTC_GPIO13, GPIO13, Touch13, ADC2_CH2, FSPIIO7 SUBSPIQ, FSPIQ |
GPIO14 | 19 | E/S/T | VDD3P3_RTC | RTC_GPIO14, GPIO14, Touch14, ADC2_CH3,,, FSPIWP FSPIDQS SUBSPIWP |
VDD3P3_RTC | 20 | PA | - | Fuente de alimentación analógicos |
XTAL_32K_P | 21 | E/S/T | VDD3P3_RTC | RTC_GPIO15, GPIO15, U0rts, ADC2_CH4, Xtal_32K_P |
XTAL_32K_N | 22 | E/S/T | VDD3P3_RTC | RTC_GPIO16, GPIO16, U0CTS, ADC2_CH5, Xtal_32K_N |
GPIO17 | 23 | E/S/T | VDD3P3_RTC | RTC_GPIO17, GPIO17, U1TXD, ADC2_CH6 |
GPIO18 | 24 | E/S/T | VDD3P3_RTC | RTC_GPIO18, GPIO18, U1RXD, ADC2_CH7, CLK_OUT3 |
Nombre | No. | Tipo | Dominio de potencia | Función |
GPIO19 | 25 | E/S/T | VDD3P3_RTC | RTC_GPIO19, GPIO19, U1rts, ADC2_CH8, CLK_OUT2, USB_D- |
GPIO20 | 26 | E/S/T | VDD3P3_RTC | RTC_GPIO20, GPIO20, U1CTS, ADC2_CH9, CLK_OUT1, USB_D+ |
GPIO21 | 27 | E/S/T | VDD3P3_RTC | RTC_GPIO21, GPIO21 |
SPICS1 | 28 | E/S/T | VDD_SPI | SPICS1, GPIO26 |
VDD_SPI | 29 | PD | - | Suministro de potencia de salida: 1,8 V o VDD3P3_RTC |
SPIHD | 30 | E/S/T | VDD_SPI | SPIHD, GPIO27 |
SPIWP | 31 | E/S/T | VDD_SPI | SPIWP, GPIO28 |
SPICS0 | 32 | E/S/T | VDD_SPI | SPICS0, GPIO29 |
SPICLK | 33 | E/S/T | VDD_SPI | SPICLK, GPIO30 |
SPIQ | 34 | E/S/T | VDD_SPI | SPIQ, GPIO31 |
SPID | 35 | E/S/T | VDD_SPI | SPID, GPIO32 |
SPICLK_N | 36 | E/S/T | VDD_SPI | SPICLK_n_DIFF, GPIO48 SUBSPICLK_n_DIFF |
SPICLK_P | 37 | E/S/T | VDD_SPI | SPICLK_P_DIFF, GPIO47, SUBSPICLK_P_DIFF |
GPIO33 | 38 | E/S/T | VDD3P3_CPU / VDD_SPI | SPIIO4, GPIO33 FSPIHD, SUBSPIHD |
GPIO34 | 39 | E/S/T | VDD3P3_CPU / VDD_SPI | SPIIO5, GPIO34 FSPICS0 SUBSPICS0 |
GPIO35 | 40 | E/S/T | VDD3P3_CPU / VDD_SPI | SPIIO6, GPIO35 FSPID, SUBSPID |
GPIO36 | 41 | E/S/T | VDD3P3_CPU / VDD_SPI | SPIIO7, GPIO36, FSPICLK, SUBSPICLK |
GPIO37 | 42 | E/S/T | VDD3P3_CPU / VDD_SPI | SPIDQS, GPIO37 FSPIQ, SUBSPIQ |
GPIO38 | 43 | E/S/T | VDD3P3_CPU | GPIO38 FSPIWP, SUBSPIWP |
MTCK | 44 | E/S/T | VDD3P3_CPU | MTCK, GPIO39 CLK_OUT3 SUBSPICS1 |
MTDO | 45 | E/S/T | VDD3P3_CPU | MTDO, GPIO40 CLK_OUT2 |
VDD3P3_CPU | 46 | PD | - | Fuente de alimentación de entrada para la CPU IO |
MTDI | 47 | E/S/T | VDD3P3_CPU | MTDI, GPIO41 CLK_OUT1 |
MTMS | 48 | E/S/T | VDD3P3_CPU | MTMS, GPIO42 |
U0TXD | 49 | E/S/T | VDD3P3_CPU | U0TXD, GPIO43 CLK_OUT1 |
U0RXD | 50 | E/S/T | VDD3P3_CPU | U0RXD, GPIO44, CLK_OUT2 |
GPIO45 | 51 | E/S/T | VDD3P3_CPU | GPIO45 |
GPIO46 | 52 | E/S/T | VDD3P3_CPU | GPIO46 |
XTAL_N | 53 | - | - | La salida de cristal externo |
Nombre | No. | Tipo | Dominio de potencia | Función |
XTAL_P | 54 | - | - | De entrada de cristal externo |
VDDA | 55 | PA | - | Fuente de alimentación analógicos |
VDDA | 56 | PA | - | Fuente de alimentación analógicos |
GND | 57 | G | - | Suelo |
1 P: clavija de alimentación; PA: analógicas clavija de alimentación; PD: clavija de alimentación digital; I: la entrada; O: la producción; T: alta impedancia.
Las funciones de 2 pines en negrita son las funciones de pin predeterminado.
3 Alimentación para el GPIO33, GPIO34, GPIO35, GPIO36 y GPIO37 es configurable para que sea VDD3P3_CPU (por defecto) o VDD_SPI.
4 La función de pin en esta tabla se refiere sólo a algunos ajustes fijos y no cubren todos los casos de señales que pueden ser la entrada y salida a través de la matriz de GPIO. Para obtener más información sobre la matriz de GPIO, consulte el ESP32-S3 Manual de Referencia técnica. 2.3Pin Nombre Descripción
La explicación de cada pin nombre se describen brevemente a continuación.
Tabla 3: Pin Nombre Descripción Nombre de pin | Descripción |
GPIOx | Objetivo general de la entrada y salida (x es GPIO número). Los pasadores de GPIO puede Se asignarán las diversas funciones, incluidas las funciones analógicas y digitales. Para más información sobre funciones digitales, por favor, consulte la Tabla 5. |
SPIx | Flash/PSRAM SiP y el flash externo/RAM interfaz (x es CLK, CS0, CS1, D Q WP, HD, IO4~7 o DQS). |
XTAL_32K_P/N | 32 KHz de entrada/salida de reloj externo (conectando al ESP32-S3's oscilador). P/N significa reloj diferencial positivo/negativo. |
XTAL_P/N | De entrada/salida de reloj externo (conectando al ESP32-S3's oscilador). P/N Significa reloj diferencial positivo/negativo. |
U0RXD/U0TXD | UART0 recibir/transmitir señales. |
MTCK/MTDO/MTDI/MTMS | Señales de la interfaz JTAG. |
LNA_ | Amplificador de RF Low-Noise (LNA) señales de entrada/salida. |
CHIP_PU | Encienda el chip pin. |
GND | La conexión a tierra externa. |
VDDA | Alimentación para el dominio analógico. |
VDD3P3_RTC | Fuente de alimentación para RTC dominio digital. |
VDD3P3_CPU | Alimentación para el dominio digital. |
VDD_SPI | Fuente de alimentación para SPI IOs. |
2.4Function Nombre Descripción
La explicación de cada nombre de función se describe brevemente a continuación.
Tabla 4: Nombre de función Descripción Nombre de función | Descripción |
RTC_GPIOx | El RTC GPIO dominio función para la gestión de baja potencia. |
TOUCHx | Función analógica para la detección táctil. |
ADCx_CHy | La conversión de analógico a digital canal (x es el número de ADC, y es el número de canal). |
SUBSPIx | Sub-SPI0/1 bus, diferentes de SPIx bus (X es CLK, CS0, CS1, D Q WP o HD), Utilizado para diferentes nivel de tensión de flash y PSRAM |
FSPIx | 8-Líneas Fast-SPI2 función de bus (X es CLK, CS0, CS1, D, Q, WP, HD, IO4~7 o DQS) |
SPIx | 0/1 de la función de bus SPI (x es CLK, CS0, CS1, D, Q, WP, HD, IO4~7 o DQS) |
UxRTS/UxCTS | UARTx señales de control de flujo por hardware (x es el número de UART). |
U1RXD/U1TXD | UART1 recibir/transmitir señales. |
CLK_OUTx | Salida de reloj para depurar (x es el número de reloj). |
D/USB_USB_D+ | USB USB OTG y JTAG/función. Señal USB es una señal diferencial Transmite a través de un par de D+ y D- cables. |
SPICLK_N/P_DIFF | La interfaz de periféricos en serie reloj diferencial positivo/negativo. |
Las funciones 2.5GPIO
ESP32-S3 tiene 45 pines GPIO (22-25 de numeración no es usado) que se pueden asignar diferentes funciones como se indica en la Tabla 5. Las funciones que aparecen aquí son funciones digitales (F0-F4). El RTC funciones y funciones analógicas pueden encontrarse en la Tabla 2.
Tabla 5: Las funciones de GPIO GPIO | Nombre de pin | F0 | Tipo | F1 | Tipo | F2 | Tipo | F3 | Tipo | F4 | Tipo | Al restablecer | Después del reset | Notas |
0 | GPIO0 | GPIO0 | E/S/T | GPIO0 | E/S/T | - | - | - | - | - | - | IE1, WPU1 | IE1, WPU1 | R |
1 | GPIO1 | GPIO1 | E/S/T | GPIO1 | E/S/T | - | - | - | - | - | - | IE1 | IE1 | R |
2 | GPIO2 | GPIO2 | E/S/T | GPIO2 | E/S/T | - | - | - | - | - | - | IE1 | IE1 | R |
3 | GPIO3 | GPIO3 | E/S/T | GPIO3 | E/S/T | - | - | - | - | - | - | IE1 | IE1 | R |
4 | GPIO4 | GPIO4 | E/S/T | GPIO4 | E/S/T | - | - | - | - | - | - | IE0 | IE0 | R |
5 | GPIO5 | GPIO5 | E/S/T | GPIO5 | E/S/T | - | - | - | - | - | - | IE0 | IE0 | R |
6 | GPIO6 | GPIO6 | E/S/T | GPIO6 | E/S/T | - | - | - | - | - | - | IE0 | IE0 | R |
7 | GPIO7 | GPIO7 | E/S/T | GPIO7 | E/S/T | - | - | - | - | - | - | IE0 | IE0 | R |
8 | GPIO8 | GPIO8 | E/S/T | GPIO8 | E/S/T | - | - | SUBSPICS1 | S/T | - | - | IE0 | IE0 | R |
9 | GPIO9 | GPIO9 | E/S/T | GPIO9 | E/S/T | - | - | SUBSPIHD | I1/S/T | FSPIHD | I1/S/T | IE0 | IE1 | R |
10 | GPIO10 | GPIO10 | E/S/T | GPIO10 | E/S/T | FSPIIO4 | I1/S/T | SUBSPICS0 | S/T | FSPICS0 | I1/S/T | IE0 | IE1 | R |
11 | GPIO11 | GPIO11 | E/S/T | GPIO11 | E/S/T | FSPIIO5 | I1/S/T | SUBSPID | I1/S/T | FSPID | I1/S/T | IE0 | IE1 | R |
12 | GPIO12 | GPIO12 | E/S/T | GPIO12 | E/S/T | FSPIIO6 | I1/S/T | SUBSPICLK | S/T | FSPICLK | I1/S/T | IE0 | IE1 | R |
13 | GPIO13 | GPIO13 | E/S/T | GPIO13 | E/S/T | FSPIIO7 | I1/S/T | SUBSPIQ | I1/S/T | FSPIQ | I1/S/T | IE0 | IE1 | R |
14 | GPIO14 | GPIO14 | E/S/T | GPIO14 | E/S/T | FSPIDQS | S/T | SUBSPIWP | I1/S/T | FSPIWP | I1/S/T | IE0 | IE1 | R |
15 | XTAL_32K_P | GPIO15 | E/S/T | GPIO15 | E/S/T | U0rts | O. | - | - | - | - | IE0 | IE0 | R |
16 | XTAL_32K_N | GPIO16 | E/S/T | GPIO16 | E/S/T | U0CTS | I1. | - | - | - | - | IE0 | IE0 | R |
17 | GPIO17 | GPIO17 | E/S/T | GPIO17 | E/S/T | U1TXD | O. | - | - | - | - | IE0 | IE1 | R |
18 | GPIO18 | GPIO18 | E/S/T | GPIO18 | E/S/T | U1RXD | I1. | CLK_OUT3 | O. | - | - | IE0 | IE1 | R |
19 | GPIO19 | GPIO19 | E/S/T | GPIO19 | E/S/T | U1rts | O. | CLK_OUT2 | O. | - | - | IE0 | IE0 | R |
20 | GPIO20 | GPIO20 | E/S/T | GPIO20 | E/S/T | U1CTS | I1. | CLK_OUT1 | O. | - | - | IE0 | IE0 | R |
21 | GPIO21 | GPIO21 | E/S/T | GPIO21 | E/S/T | - | - | - | - | - | - | IE0 | IE0 | R |
26 | SPICS1 | SPICS1 | S/T | GPIO26 | E/S/T | - | - | - | - | - | - | IE1, WPU1 | IE1, WPU1 | - |
27 | SPIHD | SPIHD | I1/S/T | GPIO27 | E/S/T | - | - | - | - | - | - | IE1, WPU1 | IE1, WPU1 | - |
28 | SPIWP | SPIWP | I1/S/T | GPIO28 | E/S/T | - | - | - | - | - | - | IE1, WPU1 | IE1, WPU1 | - |
29 | SPICS0 | SPICS0 | S/T | GPIO29 | E/S/T | - | - | - | - | - | - | IE1, WPU1 | IE1, WPU1 | - |
GPIO | Nombre de pin | F0 | Tipo | F1 | Tipo | F2 | Tipo | F3 | Tipo | F4 | Tipo | Al restablecer | Después del reset | Notas |
30 | SPICLK | SPICLK | S/T | GPIO30 | E/S/T | - | - | - | - | - | - | IE1, WPU1 | IE1, WPU1 | - |
31 | SPIQ | SPIQ | I1/S/T | GPIO31 | E/S/T | - | - | - | - | - | - | IE1, WPU1 | IE1, WPU1 | - |
32 | SPID | SPID | I1/S/T | GPIO32 | E/S/T | - | - | - | - | - | - | IE1, WPU1 | IE1, WPU1 | - |
33 | GPIO33 | GPIO33 | E/S/T | GPIO33 | E/S/T | FSPIHD | I1/S/T | SUBSPIHD | I1/S/T | SPIIO4 | I1/S/T | IE0 | IE1 | - |
34 | GPIO34 | GPIO34 | E/S/T | GPIO34 | E/S/T | FSPICS0 | I1/S/T | SUBSPICS0 | S/T | SPIIO5 | I1/S/T | IE0 | IE1 | - |
35 | GPIO35 | GPIO35 | E/S/T | GPIO35 | E/S/T | FSPID | I1/S/T | SUBSPID | I1/S/T | SPIIO6 | I1/S/T | IE0 | IE1 | - |
36 | GPIO36 | GPIO36 | E/S/T | GPIO36 | E/S/T | FSPICLK | I1/S/T | SUBSPICLK | S/T | SPIIO7 | I1/S/T | IE0 | IE1 | - |
37 | GPIO37 | GPIO37 | E/S/T | GPIO37 | E/S/T | FSPIQ | I1/S/T | SUBSPIQ | I1/S/T | SPIDQS | I0/S/T | IE0 | IE1 | - |
38 | GPIO38 | GPIO38 | E/S/T | GPIO38 | E/S/T | FSPIWP | I1/S/T | SUBSPIWP | I1/S/T | - | - | IE0 | IE1 | - |
39 | MTCK | MTCK | I1. | GPIO39 | E/S/T | CLK_OUT3 | O. | SUBSPICS1 | S/T | - | - | IE0 | IE1, o IE1&WPU1 | - |
40 | MTDO | MTDO | S/T | GPIO40 | E/S/T | CLK_OUT2 | O. | - | - | - | - | IE0 | IE1 | - |
41 | MTDI | MTDI | I1. | GPIO41 | E/S/T | CLK_OUT1 | O. | - | - | - | - | IE0 | IE1 | - |
42 | MTMS | MTMS | I1. | GPIO42 | E/S/T | - | - | - | - | - | - | IE0 | IE1 | - |
43 | U0TXD | U0TXD | O. | GPIO43 | E/S/T | CLK_OUT1 | O. | - | - | - | - | IE1, WPU1 | IE1, WPU1 | - |
44 | U0RXD | U0RXD | I1. | GPIO44 | E/S/T | CLK_OUT2 | O. | - | - | - | - | IE1, WPU1 | IE1, WPU1 | - |
45 | GPIO45 | GPIO45 | E/S/T | GPIO45 | E/S/T | - | - | - | - | - | - | IE1, WPD1 | IE1, WPD1 | - |
46 | GPIO46 | GPIO46 | E/S/T | GPIO46 | E/S/T | - | - | - | - | - | - | IE1, WPD1 | IE1, WPD1 | - |
47 | SPICLK_P | SPICLK_P_DIFF | S/T | GPIO47 | E/S/T | SUBSPI- CLK_P_DIFF | S/T | - | - | - | - | IE1 | IE1 | - |
48 | SPICLK_N | SPICLK_n_DIFF | S/T | GPIO48 | E/S/T | SUBSPI- CLK_n_DIFF | S/T | - | - | - | - | IE1 | IE1 | - |
Consulte la página siguiente para obtener más información sobre las funciones de GPIO.
Tipo
Cada función digital (Fn, n=0~4) está asociado con un "tipo". La descripción de "tipo" es como sigue:
•O: sólo de salida.
•S/T: La señal de salida puede ser o alta impedancia.
•E/S/T: La señal puede ser la entrada, salida, y de alta impedancia.
•I1: Entrada solamente. Si el pin se le asigna una función distinta de la tecla Fn, la señal de entrada de Fn es siempre "1".
•I1/S/T: La señal puede ser la entrada, salida, y de alta impedancia. Si Fn no está seleccionada, la señal de entrada de Fn es siempre "1".
•I0/S/T: La señal puede ser la entrada, salida, y de alta impedancia. Si Fn no está seleccionada, la señal de entrada de Fn es siempre "0".
Al restablecer/Después del reset
La configuración predeterminada de cada pin de reset y después de reiniciar:
•El IE0 - Entrada desactivado
•El IE1 - Entrada habilitada
•El IE1, WPD1 - entrada activada, la debilidad interna de la resistencia de pull-down activado
•El IE1, WPU1 - entrada activada, interna débil resistencia pull-up activado
•El IE1 o IE1&WPU1 - Cuando el valor de echazar poco ECHAZAR_DIS_PAD_JTAG es 1, el pasador MTCK carrozas, después de resetear el chip (IE1)
0, el pin interno MTCK se conecta a la débil resistencia pull-up después de resetear el chip (IE1&WPU1)
Notas
•R - Estos pasadores tienen RTC o funciones analógicas.
La fuerza de la unidad
•La fuerza de la unidad predeterminada de GPIO27~32 es 2'd3 (~40 mA).
•La unidad predeterminada la fuerza de otras clavijas es 2'd2 (~20 mA).
2.6Pin-To-Pin Asignación entre Chip y Flash/PSRAM SiP
La tabla 6 enumera el pin a pin asignación entre el chip y el SiP/PSRAM flash. Patillas del chip que aparecen aquí no son recomendables para el resto de su uso. Para la conexión entre el puerto de datos ESP32-S3 y flash externo, por favor, consulte la sección 3.4.2.
Tabla 6: Pin-to-Pin asignación entre Chip y Flash/PSRAM SiP 32-S ESP3FN8 | Flash SiP (8 MB, Quad SPI) |
SPICLK | CLK |
SPICS0 | CS# |
SPID | DI |
SPIQ | ¿ |
SPIWP | WP# |
SPIHD | Mantenga# |
32-S ESP3R2 | PSRAM SiP (2 MB, Quad SPI) |
SPICLK | CLK |
SPICS1 | CE# |
SPID | SI/SIO0 |
SPIQ | De manera/SIO1 |
SPIWP | SIO2 |
SPIHD | SIO3 |
32-S ESP3R8 / ESP32-S3R8V | PSRAM SiP (8 MB, Octal SPI) |
SPICLK | CLK |
SPICS1 | CE# |
SPID | DQ0 |
SPIQ | DQ1 |
SPIWP | DQ2 |
SPIHD | DQ3 |
GPIO33 | DQ4 |
GPIO34 | DQ5 |
GPIO35 | DQ6 |
GPIO36 | DQ7 |
GPIO37 | DQS/DM |
Esquema 2.7Power
ESP32-S3 tiene cuatro pines de alimentación de entrada:
•VDDA1
•VDDA2
•VDD3P3_RTC
•VDD3P3_CPU
Y una clavija de alimentación de entrada/salida:
•VDD_SPI
VDDA1 y VDDA2 son la fuente de alimentación de entrada analógica para el dominio.
VDD_SPI puede ser una fuente de alimentación de entrada o salida de alimentación. Puede ser alimentada por el regulador de voltaje de Flash (nominal de 1,8 V) o por la vdd3P3_RTC a través de RSP I (nominal de 3,3 V). Como el SiP flash/PSRAM EN ESP32-S3FN8, el ESP32-S3R2, y ESP32-S3R8 funciona a 3.3 V, VDD_SPI debe ser alimentada por la vdd3P3_RTC a través de RSP I . El Software puede apagar VDD_SPI para minimizar la fuga de corriente de flash en modo de sueño profundo.
VDD3P3_RTC es la entrada de alimentación de baja potencia el regulador de voltaje que alimenta el dominio de RTC.
VDD3P3_CPU y la vdd3P3_RTC poder regulador de voltaje del sistema digital al mismo tiempo que alimenta el sistema Digital Domain.
VDD3P3_RTC es la fuente de alimentación de entrada para RTC IO. VDD3P3_CPU es la fuente de alimentación de entrada digital de IO. VDD_SPI es la fuente de alimentación de entrada para SPI IO.
Ya sea VDD_SPI o VDD3P3_CPU puede ser seleccionada como la fuente de alimentación de entrada para SPI/Digital IO.
El software puede leer los valores de los bits correspondientes de registro "Flejes_GPIO".
Durante el reinicio del sistema del chip (power-on-reset, RTC watchdog reset reset, super analógico apagón parcial de restablecimiento de vigilancia y detección de fallo técnico de reloj de cristal reset), los pestillos de los pasadores de flejes muestra el nivel de tensión como los bits de flejes de "0" o "1", y mantener estos bits hasta que el chip se apaga o se apague.
GPIO0, GPIO45 y GPIO46 están conectados a la interna del chip de pull-up débil/pull-down durante el chip de restablecimiento. En consecuencia, si están desconectados o conectado a un circuito externo es de alta impedancia, el interior de la debilidad de pull-up/pull-down determinará el nivel de entrada por defecto de estos pasadores de flejes.
GPIO3 está flotando por defecto. Los flejes de su valor puede ser configurado para determinar el origen de la señal JTAG dentro de la CPU, como se muestra en la Tabla 9. En este caso, el valor de los flejes es controlada por el circuito externo que no puede estar en un estado de impedancia alta. La tabla 8 muestra la configuración más combinaciones de ECHAZAR_DIS_USB_JTAG, ECHAZAR_DIS_PAD_JTAG y ECHAZAR_CORREA_JTAG_SEL que determinan el JTAG fuente de señal.
Tabla 8: Selección de fuente de señal JTAG Echazar_Correa_JTAG_SEL | Echazar_DIS_USB_JTAG | Echazar_DIS_PAD_JTAG | Fuente de señal JTAG |
1 | 0 | 0 | Consulte la Tabla 9 |
0 | 0 | 0 | Controlador JTAG/serie USB |
No importa | 0 | 1 | Controlador JTAG/serie USB |
No importa | 1 | 0 | On-chip pasadores JTAG |
No importa | 1 | 1 | N/A |
Para cambiar los valores de bit de flejes, los usuarios pueden aplicar el pull-down externos/resistencias de pull-up, o utilizar el host de la MCU GPIOs para controlar el nivel de tensión de estos contactos al encender el ESP32-S3.
Después del reset, los pasadores de flejes de trabajar como peones de la función normal. Consulte la Tabla 9 para una configuración detallada de los flejes pasadores.
Tabla 9: Los pasadores de flejes VDD_SPI voltaje 1 |
Polo | Defecto | 3.3 V | 1,8 V |
GPIO45 | Pull-down | 0 | 1 |
Arrancar el Modo 2 |
Polo | Defecto | Inicio SPI | Inicio Descargar |
GPIO0 | Pull-up | 1 | 0 |
GPIO46 | Pull-down | No importa | 0 |
Activar/desactivar los mensajes de ROM Imprimir durante el arranque 3 4 |
Polo | Defecto | Activado | Desactivado |
GPIO46 | Pull-down | Ver la cuarta nota | Ver la cuarta nota |
Selección de la señal JTAG |
Polo | Defecto | Echazar_DIS_USB_JTAG = 0, ECHAZAR_DIS_PAD_JTAG = 0, Echazar_Correa_JTAG_SEL=1 |
GPIO3 | N/A | 0: señal de JTAG on-chip pasadores JTAG 1: señal JTAG desde USB controlador JTAG/serie |
Nota:
1.VDD_SPI tensión está determinado por el valor de los flejes de GPIO45 o por la vdd_SPI_TIEH. Cuando ECHAZAR_VDD_SPI_fuerza es 0, VDD_SPI tensión está determinado por el valor de los flejes de GPIO45; cuando ECHAZAR_VDD_SPI_fuerza es 1, VDD_SPI tensión está determinado por la vdd_SPI_TIEH.
2.La combinación de flejes de GPIO46 = 1 y GPIO0 = 0 no es válida y desencadenará un comportamiento inesperado.
3.Los mensajes de arranque de la ROM se puede imprimir más de U0TXD (por defecto) o GPIO17 (U1TXD), dependiendo de la echazar poco ECHAZAR_UART_PRINT_CHANNEL.
4.Cuando ambos ECHAZAR_DIS_USB_SERIAL_JTAG y ECHAZAR_DIS_USB_OTG son 0, los mensajes de arranque de la ROM se imprimirá en la serie USB JTAG/controlador. De lo contrario, los mensajes se imprimirá a la UART, controlada por el GPIO46 y ECHAZAR_UART_PRINT_CONTROL. Concretamente, cuando ECHAZAR_UART_PRINT_CONTROL valor es:
0, la impresión es normal durante el arranque y no controlados por GPIO46.
1 y GPIO46 es 0, la impresión es normal durante el arranque; pero si GPIO46 es 1, la impresión está deshabilitada. 2 y GPIO46 es 0, la impresión está desactivada; pero si GPIO46 es 1, la impresión es normal.
3, la impresión está desactivada y no controlados por GPIO46.
3.Descripción funcional
3.1CPU y memoria
3.1.1CPU
ESP32-S3 tiene un bajo consumo Xtensa® dual-core de 32 bits LX7 microprocesador con las siguientes características:
•Canalización de cinco etapas que soporta la frecuencia de reloj de hasta 240 MHz
•16-bit/24 bits proporciona el código conjunto de instrucciones de alta densidad
•32 bits del conjunto de instrucciones personalizadas y 128 bits del bus de datos que ofrecen un alto rendimiento informático
•Capacidad para una precisión de la unidad de coma flotante (FPU)
•El multiplicador de 32 bits y 32 bits el divisor
•Unbuffered instrucciones GPIO
•32 interrupciones en seis niveles
•Windowed ABI física con 64 registros generales
• Función de seguimiento con compresor de TRAX, hasta 16 KB de memoria de seguimiento
•JTAG para depuración
3.1.2La memoria interna
ESP32-S3's de la memoria interna incluye:
•384 KB de ROM: las funciones básicas para arrancar y
•512 KB de memoria SRAM en chip: para datos e instrucciones, que se ejecutan en una frecuencia configurable de hasta 240 MHz
•Memoria FAST RTC: 8 KB de memoria SRAM que admite lectura/escritura/instrucción trae por la CPU principal (LX7 dual-core). Puede mantener los datos en modo de sueño profundo.
•Memoria LENTA RTC: 8 KB de memoria SRAM que admite lectura/escritura/instrucción trae por la CPU principal (LX7 dual-core) o coprocesadores. Puede mantener los datos en modo de sueño profundo.
•4 kbit echazar: 1652 bits están reservados para los datos del usuario, tales como la clave de cifrado y ID de dispositivo.
•Flash y PSRAM SiP: Ver detalles en la Tabla 1 la comparación.
3.1.3Flash externo y la memoria RAM
ESP32-S3 es compatible con el SPI, doble SPI, Quad SPI, Octal SPI, QPI y OPI interfaces que permiten la conexión a múltiples flash externo y la RAM.
El flash externo y memoria RAM puede ser asignada a la CPU, espacio de memoria de instrucciones y datos de sólo lectura espacio de memoria. La memoria RAM externa también puede ser asignada a la CPU, memoria de datos espacial. ESP32-S3 admite hasta 1 GB de RAM y flash externo, y el cifrado/descifrado de hardware basado en el XTS-AES para proteger a los usuarios de programas y datos externos en flash y RAM.
A través de depósitos de alta velocidad, el ESP32-S3 puede admitir en un momento:
•Flash externo o memoria RAM asignada a la instrucción de 32 MB de espacio, como los bloques de 64 KB
•RAM externa asignada a 32 MB de espacio de datos como los bloques de 64 KB. 8 bits, de 16 bits, de 32 bits y 128 bits lee y escribe son compatibles. Flash externo, también puede ser asignada a 32 MB de espacio de datos como los bloques de 64 KB, pero sólo admite 8 bits, de 16 bits, de 32 bits y 128 bits lee. 3.1.5Cache
ESP32-S3 tiene una caché de instrucciones y una memoria caché de datos compartida por los dos núcleos de CPU. Cada una de las caché puede dividirse en varios bancos y tiene las siguientes características:
•: 16 KB de caché de instrucciones (uno de los bancos) o 32 KB (dos de los bancos): 32 KB de caché de datos (Banco) o 64 KB (dos bancos).
•La caché de instrucciones: cuatro u ocho vías asociativas set
Memoria caché de datos: conjunto de cuatro vías asociativas
• Tamaño de bloque de 16 bytes o 32 bytes de memoria caché de instrucciones y caché de datos
•La función de pre-carga
•La función de bloqueo
•La primera palabra crítica y a principios de reiniciar
Relojes 3.2System
3.2.1CPU Clock
El reloj de CPU tiene tres posibles fuentes:
•El reloj de cristal principal exterior
•Oscilador RC interno fast (normalmente alrededor de 17,5 MHz, y ajustable)
•Reloj PLL
La aplicación puede seleccionar la fuente de reloj de los tres relojes anteriormente. Selecciona las unidades de origen del reloj El reloj de CPU directamente, o después de la división, dependiendo de la aplicación. Una vez que la CPU es el restablecimiento, el origen del reloj por defecto sería el reloj de cristal principal exterior dividido por 2.
3.2.2Reloj RTC
El RTC reloj lento se utiliza para el contador de RTC, RTC watchdog y controlador de bajo consumo. Tiene tres posibles fuentes:
•Baja velocidad externa (32 kHz) Reloj de cristal
•Oscilador RC interno lento (generalmente alrededor de 136 kHz, y ajustable)
•Oscilador RC interno fast dividido el reloj (derivado del oscilador RC interno fast dividido por 256) El reloj rápido RTC RTC se utiliza para los periféricos y el sensor de controladores. Tiene dos orígenes posibles:
•El reloj de cristal principal exterior dividido por 2
•Oscilador RC interno fast (normalmente alrededor de 17,5 MHz, y ajustable)
Los periféricos 3.3Analog
3.3.1Analog-to-Digital convertidor (ADC)
ESP32-S3 integra dos de 12 bits SAR ADC y apoya las mediciones en 20 canales habilitados para analógico (patillas). Para el propósito de ahorro de energía, la ULP coprocesadores en ESP32-S3 también puede utilizarse para medir la tensión en los modos de reposo. Mediante el uso de valores de umbral u otros métodos, podemos despertar la CPU de modos de suspensión.
3.3.2El sensor de temperatura
El sensor de temperatura genera una tensión que varía con la temperatura. La tensión se convierte internamente a través de un ADC en un valor digital.
El sensor de temperatura tiene un rango de -20 °C a 110 °C. Está diseñado principalmente para detectar los cambios de temperatura en el chip. El valor de temperatura depende de factores como la frecuencia de reloj de microcontrolador o I/O carga. Generalmente, la temperatura interna del chip es superior a la temperatura ambiente.
3.3.3Sensor táctil
ESP32-S3 tiene el 14 de detección capacitiva GPIOs, lo que detectar las variaciones inducidas por tocar o acercarse a la GPIOs con un dedo u otros objetos. El ruido bajo tipo de diseño y la alta sensibilidad del circuito permiten pastillas relativamente pequeña para ser utilizado. Las matrices de las pastillas también puede ser utilizado, de modo que un área más grande o más puntos puede ser detectado. El tacto el rendimiento puede mejorarse por el diseño resistente al agua y el filtrado digital.
3.4Digital periféricos
3.4.1.Objetivo General de la interfaz de entrada/salida (GPIO)
ESP32-S3 tiene 45 GPIO peones que se pueden asignar diferentes funciones mediante la configuración de los registros correspondientes. Además de las señales digitales, algunos GPIOs también pueden ser utilizados para funciones analógicas, como la ADC, sensible al tacto,
Etc..
Todas tienen debilidad interna de GPIOs seleccionable de pull-up o hacia abajo, o puede ser alta impedancia. Cuando estos GPIOs se configuran como una entrada, el valor de entrada puede ser leído por el software a través del registro. GPIOs entrada también puede ser configurado para generar desencadenado por el borde o nivel activado interrumpe la CPU. Todos los pasadores de E/S digital son bi-direccional,
No invertir, y triple estado, incluidos los buffers de entrada y salida triestado con control. Estos pines se pueden multiplexar con otras funciones, tales como la UART, SPI, etc. para las operaciones de baja potencia, el GPIOs puede ajustarse a la celebración
El estado.
El IO MUX GPIO y de la matriz se utiliza para enrutar señales de los periféricos GPIO pastillas. Juntos ofrecen altamente configurable de I/O. El uso de la matriz de GPIO, periférico señales de entrada puede ser configurado desde cualquier pastillas de IO, mientras que las señales de salida de periféricos se pueden configurar para cualquier IO pad. Para obtener más información acerca de la IO GPIO MUX y matrix, por favor refiérase a ESP32-S3 Manual de Referencia técnica.
3.4.2de la interfaz de periféricos en serie (SPI)
ESP32-S3 cuenta con cuatro interfaces SPI (SPI0, SPI1, SPI2 y el SPI3). SPI0 y el SPI1 puede ser configurado para funcionar en modo de memoria SPI; SPI2 y el SPI3 pueden configurarse para funcionar en modo SPI de propósito general.
•El modo de memoria SPI
En el modo de memoria SPI, SPI0 y el SPI1 interfaz con SPI externa la memoria. La transmisión de datos está en múltiplos de bytes. Hasta 8 líneas deg/DDR (una sola tasa de datos/Double Data Rate) lee y escribe son compatibles. La frecuencia de reloj es configurable hasta un máximo de 120 MHz para OPI DEG/DDR modo.
•SPI2 General-purpose GP-SPI SPI (modo)
SPI2 puede funcionar en master y slave. El modo master soporta dos líneas full-duplex la comunicación y la único/dos/cuatro/ocho líneas de comunicación half-duplex. El modo esclavo soporta dos líneas full-duplex la comunicación y uno o dos o cuatro líneas de comunicación half-duplex. La frecuencia de reloj del host es configurable. La transmisión de datos está en múltiplos de bytes. El reloj de polaridad (CPOL) y la fase (CPHA) también son configurables. El SPI2 interfaz admite la DMA.
-En dos líneas full-duplex el modo de comunicación, la frecuencia de reloj del host es configurable a 80 MHz en la mayoría, y el esclavo es la frecuencia de reloj de 60 MHz. Cuatro modos de formato de transferencia de SPI son compatibles. Sólo SDR lee y escribe son compatibles.
-En uno o dos-/Cuatro/ocho línea half-duplex el modo de comunicación, la frecuencia de reloj del host es configurable a 80 MHz en la mayoría de SDR lee/escribe y 40 MHz para el DDR lee/escribe. Cuatro modos de formato de transferencia de SPI son compatibles.
-En uno o dos o cuatro línea half-duplex el modo de comunicación, el esclavo del reloj de la frecuencia es configurable a 60 MHz. Sólo SDR lee y escribe son compatibles. Cuatro modos de formato de transferencia de SPI son compatibles.
•SPI3 General-purpose GP-SPI SPI (modo)
SPI3 puede funcionar en master y slave, en dos líneas full-duplex y una sola línea, dos líneas y de la línea de cuatro modos de comunicación half-duplex. Sólo SDR lee y escribe son compatibles. La frecuencia de reloj del host es configurable. La transmisión de datos está en múltiplos de bytes. El reloj de polaridad (CPOL) y la fase (CPHA) también son configurables. El SPI3 interfaz admite la DMA.
-En dos líneas full-duplex el modo de comunicación, la frecuencia de reloj del host es configurable hasta un máximo de 80 MHz, y la frecuencia de reloj del esclavo a un máximo de 60 MHz. Cuatro modos de formato de transferencia de SPI son compatibles.
-En una sola línea, dos líneas de cuatro líneas y half-duplex el modo de comunicación, la frecuencia de reloj del host es configurable hasta un máximo de 80 MHz, y el esclavo es la frecuencia de reloj de 60 MHz. Cuatro modos de formato de transferencia de SPI son compatibles.
Dirección:
Baoan Internet Industry Base, Zao Community, Xixiang Street, Bao ′an District, Shenzhen, Guangdong, China
Tipo de Negocio:
Fabricante/Fábrica
Rango de Negocios:
Electrónicos de Consumo, Equipo y Componentes Industriales, Industria Ligera y Uso Diario, Lámparas y Faroles, Maquinaria de Procesamiento, Producto Eléctrico y Electrónico, Servicio
Certificación del Sistema de Gestión:
ISO 9001, ISO 9000
Introducción de Empresa:
Ferry de Shenzhen Technology Co., Ltd. se ha centrado en la optimización y la construcción de la comunicación inalámbrica y mecanismo de transmisión inalámbrica de audio y video de nivel de solución de transmisión para proporcionar el módulo WiFi company, infatigables en profundidad el desarrollo de la transmisión inalámbrica WiFi, el radar de la inducción y otras escenas IOT baja potencia el radar de microondas fabricantes, estamos comprometidos a ofrecerles a los ricos y diversos datos e información en cada persona, hogar, y la organización en un fácil acceso, la construcción de un mundo inteligente que conecta todo: la conexión de todo el mundo y la conexión de nuestras vidas a cada uno de los otros; que la transmisión inalámbrica sin límites, de modo que la inteligencia a su alcance.
El agente global de productos de la serie WiFi Espressif, Espressif ESP32-H2, Espressif ESP32-C6, Espressif ESP32-S3, Espressif ESP32-S2, Espressif ESP32-C2, Espressif ESP8266 y otros productos. Pertenecen a la agente general certificado de calificación, la bienvenida a nuevos y antiguos clientes a venir a consultar, vamos a servirle de todo corazón.